. Fig, IV-13 : Evaluation du ÂVp5 final en fonction des paramètres des MOSFET Nous avons mené une étude de sensibilité de AV en fonction des différents paramètres du MOSFET et du circuit de commande (R6, (lt, grn, Vth, Cco et C2s)

. Dans-le-cas-d, application de la formule tr-17 (présence d'un condensateur CDS-*értru, d'une valeur suffisante, voir paragraphe IV.4.2.1), seul le paramètre C2s intervient

. Dans-le-cas, application de la formule tr-16 (nous considérerons ici qu'il n'y a pas de condensateur Cos-exte*u), les expressions de /Vos sont les suivantes : l. Par rapport à une différence de Cco (i.e. Ccor-Cco & Ccoz=Cco+ÂC6p

. Deux-cas-sont-À-distinguer, Si ltc . gm. Ccp est grand par rapport à Cos, AVos sera proportionnel à ACcn/Cca

R. Si, gm-Cen est grand par rapport à Cos, alors lVp5 sera très faible. Sinon, AV p s ser a proportio

. Io and . Rc, CcD + ryth -Ut) .(2.gm.Coo .Rc * Coo + Cor) 'agm (rv-3) (ry-5)

M. Takhbari-981, J. Akùbari, J. Schanen, J. Roudet, and . Keradec, An original Design of MOSFETAEGBT Gate Circuit Layout to Suppress Power/Drive Interaction, Proceedings of the fifth European space Power conference (ESPC), pp.2-25, 1998.

. Akiibari-99-]-m, J. Akhbari, R. Schanen, and . Perret, Switching cell design with EMC and commutation losses criterion, 1999.

I. Akùbari, Modèle de Cellule de Commutation pour les Etudes de Pertes et de Performances CEM, Thèse de doctorat de I'INPG, 2000.

J. Iarnould-921, . Arnould-"-p, and . Merle, Dispositifs de l'électronique de puissance", Volume I et II, 1992.

. Clavel-96-]-e, J. Clavel, J. Roudet, and . Schanen, Influence of the Cabling Geometry on Paralleled Diodes in a High Power Rectifier, pp.993-998

I. and E. Clavel, Vers un Outil de Conception de Câblage: Iae Logiciel InCa, Thèse de doctorat de I'INPG, 1996.

<. Fiabilité-des-commutateurs-25kv, J. Schaneil, P. Roudet, J. Suau, and . Crebier, PSPICE- Circuit for Busbars, La thermiques des, 1994.

D. De-génie and F. Costa, Tendances récentes observées en élecffonique de lettre Electronique de puissance, pp.7-10, 2000.

T. and E. Farjah, Contribution aux caractérisations électriques et transistors de puissance à grille isolée Thèse de doctorat de I'INPG, octobre TFREY-001 D. Frey, Mise en série de ûansistors MOS de puissance, 2000.

I. Gerster, Reihenschaltung von laeistungshalbleiter mit steuerseitig geregelter spannungsverteilung Thèse de Doctorat de I'ETTI dezunch

S. Tgiiedira-981 and . Ghedira, Contribution à l'estimation des paramètres technologiques de la diode PIN de puissance à partir de mesures en commutation, Thèse de doctorat de I'Institut National des sciences Appliquées de Lyon, No 9g-ISAL-w2g

R. Iguidini-951 and . Guidini, Intemrpteurs rapides haute tension réalisés par mise en série de composants semi-conducteurs pour convertisseur de forte énergies, Thèse de doctorat de l'académie de Montpellier, 1995.

[. Hofer-noser and N. Karrer, Monitoring of paralleled IGBT/diode modules, IEEE Transactions on Power Electronics, vol.14, issue.3, 1999.
DOI : 10.1109/63.761687

U. Po, . Jeannin, and E. Schanen, Original Cabling Conditions to Insure Balanced Current During Switching Transitions Between Paralleled Semiconductors, IEEE Transactinns on IAS

. Kolessar-00-]-r and . Kolessar, Physical Study of the Power Diode Turn-On process, 2000.

I. Labouré-de-doctorat and . Paris, Contribution à l'étude des alimentations continu-continu isoléesEtude du comporûement en commutation douce de semiconducteurs assemblés en série, Thèse Thèse de doctorat de I'académie de Montpellier, 1995.

I. Lauzier, Comportement des tansistors MOS en parallèle : rôle du semiconducteur

Y. Lembeye, J. Schanen, and J. Keradec, R éfé renc e s B iblio g raphique s [LEMBEYE-97Experimental characterisation of insulated gate power components : Capacitive aspects, IEEE-IASPZ, 1997.

P. Tleturcq-961, M. I-eturcq, J. Benaies, . Massol, . Ch et al., Implementation and validation of a new Diode Model for Circuit Simulation, IEEE-PESC EPF9S, vol.96, 1996.

[. Magnon, J. Jalade, N. Noirot, J. Iaebunetel, and J. Laur, Etude de la commande d'une structure MOS thyristor permettant de satisfaire les normes CEM, pp.1-1, 2000.

]. S. Miyashita-98, S. Miyashita, S. Yosshiwatari, K. Kobayashi, and . Sakurai, Advanced Technology for a New NPT-IGBT Module Design, pp.1061-1066

H. Morel-941, S. Morel, J. Gamal, and . Chante, State variable modeling of the power pin diode using an explicit approximation of semiconductor device equations: a novel approach, IEEE Transactions on Power Electronics, vol.9, issue.1, pp.112-120, 1994.
DOI : 10.1109/63.285501

. Paice-75-]-da and . Paice, Multiple Paralleling of Power Diodes, IEEE Transactions, pp.151-158, 1975.

C. Raulet, G. Rojat, and A. Kevorkian, Mise en sèrie de transistors MOSFET de puissance, p.90

. Rljehli-74-]-ae and . Ruehli, Equivalent circuit models for three dimensional multiconductor sysûems, IEEE Transactions on rnicrowave theory and techniques, Yol. MTT, vol.22, issue.3, pp.216-221, 1974.

. Rljehli-87-]-ae and . Ruehli, Circuit Analysis, Simulation and Design-WSI Circuit Analysis and Simulation, 1987.

]. J. Saiz-01, M. Saiz, D. Mermet, . Frey, . Po et al., Optimization and integration of an active clamping circuit for IGBT series association

T. Teulings, Prise en compte du câblage dans la conception et la simulation des convertisseurs de puissance : Performances CEM, Thèse de doctorat de I'INPG, 1997.

F. Xing, D. Lee, and . Boroyevich, Extraction of parasitics within wire-bond IGBT modules, APEC '98 Thirteenth Annual Applied Power Electronics Conference and Exposition, pp.7-503
DOI : 10.1109/APEC.1998.647735