D. Dallet and M. Jridi, Rapport technique -Projet IXL/CELAR -, Développement d'une version CanTesT sous Matlab, étude du banc de filtre et des structures entrelacés, Laboratoire IMS -Département COFI -Groupe Conception, 2006.

M. Jridi, I. Rapport-technique-projet, and . Celar-, Amélioration de la définition des paramètres spectraux et traitement de raies de bruit en bande canal, Laboratoire IMS - Département COFI -Groupe Conception, 2006.

D. Dallet and M. Jridi, Rapport technique -Projet REI -DGA, Étude de techniques d'entrelacement pour système d'acquisition numérique rapide et ultra large bande, Laboratoire IMS -Département COFI -Groupe Conception, 2007.

. De-la-standardisation-de-ce-dernier, le fait de disposer d'un langage commun à tous les acteurs permet le développement de méthode de conception par réutilisation (re-use) de bloc appelés IP (Intellectual Property) Les investissements sont plus sûrs du fait d'un standard industriel, de l'indépendance par

-. Constant, N_bits -> N_corr+N_bits) IF int_2(N_bits-1) = '1' THEN ---IF int_2(N_bits+1) = '1' THEN int_2 := int_2-ONE; int_2:= NOT int_2

]. B. Bibliographie1, T. Le, J. Rondeau, C. Reed, and . Bostian, Analog-to-digital converters, IEEE Signal Processing Magazine, vol.22, issue.6, pp.69-77, 2005.

M. Bellanger, Traitement numérique du signal : Théorie et pratique. Dunod, 2002.

M. Benkais, Méthodologie de caractérisation des circuit de conversion de données : application aux convertisseurs analogique-numérique à facteur de bruit élevé, Mise en oeuvre dans le système CANTesT, 1993.

E. Allier, Interface analogique numérique asynchrone : une nouvelle classe de convertisseur basés sur la quantification du temps, 2003.

A. Oualkadi, Analyse comportementale des filtres à capacités commutées pour les radiocommunications : Conception d'une nouvelle architecture en technologie BiCMOS 0

T. Lagutere, Conceptions et modélisations d'oscillateurs et de leurs boucles à verrouillage de phase associées pour des applications de radiocommunications mobiles professionnelles

. Dj and . Haddadi, Test dynamique des convertisseurs analogique-numérique rapides : caractérisation par analyse temporelle, test industriel et considération instrumentales, 2002.

D. Dallet, Contribution à la caractérisation des convertisseurs analogique-numérique :évaluation des méthodes et mise en oeuvre de nouveaux procédés, 1995.

C. Recoquillon, Contribution au dessin et à l'integration d'un échantillonneur/démultipléxeur à très haut débit pour le projet ALMA, 2005.

M. Comte, Etude des Corrélations entre Paramètres Statiques et Dynamiques des CAN en vue d'optimiser leur Flot de Test, 2003.

I. Standard, Ieee standrd for terminology and test methods for analog to digital converters, IEEE Std. 1241, 2000.

H. Petit, Simulations comportementales pour la synthèse des convertisseurs analogique numérique CMOS rapide, 2004.

H. Walden, Analog-to-digital converter survey and analysis, IEEE Journal on Selected Areas in Communications, vol.17, issue.4, pp.539-550, 1999.
DOI : 10.1109/49.761034

. Rapuano, Figures of Merit for Analog-to-Digital Converters: Analytic Comparison of International Standards, 2006 IEEE Instrumentation and Measurement Technology Conference Proceedings, pp.134-139, 2006.
DOI : 10.1109/IMTC.2006.328330

. Ph and . Corvisier, Les convertisseurs analogique numérique rapide, Electronique International, vol.153, pp.68-85, 2004.

. Ch and . Rebai, Contribution à la Caractérisation des Convertisseurs Analogiques Numériques haute performances : Mise en oeuvre de nouveaux systèmes de traitement du signal pour le test in-situ, 2002.

M. Holdway, Le can delta-sigma revoit sa conception et gagne en rapidité, Electronique, vol.164, pp.40-43, 2005.

M. Jridi, Rapport de DEA : Implémentation d'un oscillateur numérique à base de modulateur Sigma Delta pour le test in-situ, 2004.

W. Black and D. Hodges, Time interleaved converter arrays, IEEE Journal of Solid-State Circuits, vol.15, issue.6, pp.1022-1029, 1980.
DOI : 10.1109/JSSC.1980.1051512

J. Candy, Signal Processing : the modern approach, 1988.

J. Whitaker, Signal Measurement, Analysis, and Testing, Boca Raton : CRC, 2000.
DOI : 10.1201/9781420036664.ch20

J. Simoes, J. Lardeck, and C. Correia, Nonlinearity of a data-acquisition system with interleaving/multiplexing, IEEE Transactions on Instrumentation and Measurement, vol.46, issue.6, pp.1274-1279, 1997.
DOI : 10.1109/19.668271

J. Simoes, J. Lardeck, and C. Correia, A/d converter performance anallysis by a frequency domain approach, IEEE Transaction on Instrumentation and Measurement, vol.41, pp.834-839, 1992.

J. B. Simoes, J. Landeck, and C. Correira, Nonlinearity of a data-acquisition system with interleaving/multiplexing, IEEE Transactions on Instrumentation and Measurement, vol.46, issue.6, pp.1274-1279, 1997.
DOI : 10.1109/19.668271

C. Vogel and G. Kubin, Analysis and compensation of nonlinearity mismatches in time-interleaved ADC arrays, 2004 IEEE International Symposium on Circuits and Systems (IEEE Cat. No.04CH37512), 2004.
DOI : 10.1109/ISCAS.2004.1328264

N. Kurosawa, H. Kobayachi, K. Maryouma, H. Sugawara, and K. Kobayashi, Explicit analysis of channel mismatch effects in time interleaved adc systems. IEEE Transaction on circuit and systems I : Fundamental theory and application, pp.261-271, 2001.

G. Leger, E. Peralias, A. Rueda, and J. Huertas, Impact of random channel mismatch on the snr and sfdr of time interleaved adcs. IEEE Transaction on circuit and systems : Regular paper, pp.140-150, 2004.

H. Jin and E. Lee, A digital backgound calibration technique for minimizing timing error effects in time interleaved adc's, IEEE Transaction on Cicuits and Systems, vol.47, issue.5, pp.603-613, 2000.

D. , C. De, and L. Rosa, Calibrage mixte du décalage de l'horloge dans les convertisseurs analogique numérique à entrelacement temporel, 2007.

V. T. Nguyen, Modulator Sigma Delta Passe-Haut et son application au convertisseur Sigma Delta a l'entrelacement temporel, 2004.

U. Eduri, Online calibration of Nyquist rate Analog to Digital Converters, 2005.

M. Jridi, R. Shirakawa, and D. Dallet, Aperture jitter and timing skew analyses in adc structures, 14th Imeko Symposium on new technologies in measurement and instrumentation and 10th Workshop on ADC modelling and testing, 2005.
URL : https://hal.archives-ouvertes.fr/hal-00183660

J. Pareira, P. Sgirao, and A. C. Serra, An FFT-Based Method to Evaluate and Compensate Gain and Offset Errors of Interleaved ADC Systems, IEEE Transactions on Instrumentation and Measurement, vol.53, issue.2, pp.423-430, 2004.
DOI : 10.1109/TIM.2004.823321

M. Tamba, A. Shimizu, H. Munakata, and T. Komuro, A method to improve SFDR with random interleaved sampling method, Proceedings International Test Conference 2001 (Cat. No.01CH37260), 2001.
DOI : 10.1109/TEST.2001.966669

S. Jamal, D. Fu, P. Hurst, and S. Lewis, A 10b 120msample/s time-interleaved analogto-digital converter with digital background calibration. Solid-State Circuits Conference, Digest of Technical Papers. ISSCC, vol.1, pp.172-457, 2002.

S. Jamal, D. Fu, P. Singh, P. Hurst, and S. Lewis, Calibration of Sample-Time Error in a Two-Channel Time-Interleaved Analog-to-Digital Converter, IEEE Transactions on Circuits and Systems I: Fundamental Theory and Applications, vol.51, issue.1, pp.1618-1627, 2002.
DOI : 10.1109/TCSI.2003.821302

S. Jamal, D. Fu, M. Singh, P. Hurst, and S. Lewis, Calibration of Sample-Time Error in a Two-Channel Time-Interleaved Analog-to-Digital Converter, IEEE Transactions on Circuits and Systems I: Fundamental Theory and Applications, vol.51, issue.1, pp.130-139, 2004.
DOI : 10.1109/TCSI.2003.821302

D. Fu, K. Dyer, S. Lewis, and P. Hurst, A digital background calibration technique for time interleaved analog to digital converters, IEEE journal of Solid-States Circuits, vol.33, issue.12, pp.1904-1911, 2003.

F. Dyer, D. Fu, S. Lewis, and P. Hurst, Analog background calibration of 10-b 40ms/s parallel piplined adc. International Solid-State Circuit Conference, pp.142-143, 1998.

R. Jewett, K. Poulton, K. Hsieh, and J. Doernberg, A 12b 128msample/s adc with 0.5 lsb dnl. International Solid-State Circuit Conference, pp.6-8138, 1997.

M. Jridi, L. Bossuet, B. L. Gal, and D. Dallet, An offset and gain calibration method for time-interleaved analog to digital converters, 2006 13th IEEE International Conference on Electronics, Circuits and Systems, 2006.
DOI : 10.1109/ICECS.2006.379630

F. Michaut, Méthodes adaptatives pour le signal : outils mathématiques et mise en oeuvre des algorithmes, Hermes, vol.992

S. Haykin, Adaptive filter theory, 1996.

C. Lang, Least-squares design of IIR filters with prescribed magnitude and phase responses and a pole radius constraint, IEEE Transactions on Signal Processing, vol.48, issue.11, pp.3109-3121, 2000.
DOI : 10.1109/78.875468

A. Krukowski and I. Kale, Almost linear-phase polyphase IIR lowpass/highpass filter approach, ISSPA '99. Proceedings of the Fifth International Symposium on Signal Processing and its Applications (IEEE Cat. No.99EX359), 1999.
DOI : 10.1109/ISSPA.1999.815833

URL : http://citeseerx.ist.psu.edu/viewdoc/summary?doi=10.1.1.206.4507

K. Grati, Architecture d'un récepteur radio multistandard à sélection numérique des canaux, 2005.

F. Michaut and M. Bellanger, Filtrage adaptatif : Théorie et algorithmes, 2005.

P. Viot, Méthodes d'analyse numérique, 2007.

J. Marcelin, Méthodes numériques pour l'ingénieur, Hermes, 2001.

V. Martin, Contribution des filtre LPTV et des techniques d'interpolation au tatouage numérique, 2006.

P. Thévenaz, T. Blu, and M. Unser, Image interpolation and resampling. Handbook of medical imaging processing and analisys, 2000.

M. Benkais, S. L. Masson, and P. Marchegay, A/D converter characterization by spectral analysis in "Dual-Tone" mode, IEEE Transactions on Instrumentation and Measurement, vol.44, issue.5, pp.940-944, 1995.
DOI : 10.1109/19.414504

G. Long, F. Ling, and G. Proakis, The LMS algorithm with delayed coefficient adaptation, IEEE Transactions on Acoustics, Speech, and Signal Processing, vol.37, issue.9, pp.1397-1405, 1989.
DOI : 10.1109/29.31293

D. Boudreau and P. Kabal, Joint time-delay estimation and adaptive recursive least squares filtering, IEEE Transactions on Signal Processing, vol.41, issue.2, pp.592-601, 1993.
DOI : 10.1109/78.193201

D. Meyer and P. Agrawal, Vectorization of the DLMS transversal adaptive filter, IEEE Transactions on Signal Processing, vol.42, issue.11, pp.3237-3240, 1994.
DOI : 10.1109/78.330384

F. Laichi, T. Aboulnasr, and W. Steenaart, Effect of delay on the performance of the leaky lms adaptive algorithm, IEEE Transaction on Signal Processing, vol.45, issue.3, pp.775-780, 1997.

S. Douglas, Q. Zhu, and K. Smith, A pipelined LMS adaptive FIR filter architecture without adaptation delay, IEEE Transactions on Signal Processing, vol.46, issue.3, pp.775-780, 1998.
DOI : 10.1109/78.661345

O. Tobias and R. Seara, Leaky Delayed LMS Algorithm: Stochastic Analysis for Gaussian Data and Delay Modeling Error, IEEE Transactions on Signal Processing, vol.52, issue.6, pp.1596-1606, 2004.
DOI : 10.1109/TSP.2004.827192

M. Meyer and D. Agrawal, A high sampling rate delayed LMS filter architecture, IEEE Transactions on Circuits and Systems II: Analog and Digital Signal Processing, vol.40, issue.11, pp.727-729, 1993.
DOI : 10.1109/82.251841

C. Kim, H. Soeleman, and K. Roy, Ultra-low-power dlms adaptive filter for hearing aid applications. IIEEE Transaction on Very Large scale Integration (VLSI) Systems, pp.1058-1067, 2003.

R. Perry, D. Bull, and A. Nix, Pipelined DFE architectures using delayed coefficient adaptation, IEEE Transactions on Circuits and Systems II: Analog and Digital Signal Processing, vol.45, issue.7, pp.868-873, 1998.
DOI : 10.1109/82.700934

S. Ahn and P. Votz, Convergence of the delayed normalized lms with decreasing step size, IEEE Transaction on Signal Processing, vol.44, issue.12, pp.3008-3017, 1996.

C. Vogel and H. Johansson, Time-Interleaved Analog-To-Digital Converters: Status and Future Directions, 2006 IEEE International Symposium on Circuits and Systems, pp.3386-3389, 2006.
DOI : 10.1109/ISCAS.2006.1693352

URL : http://citeseerx.ist.psu.edu/viewdoc/summary?doi=10.1.1.212.8221

J. Hamon, Méthodes et outils de la conception amont pour les systèmes et les microsystèmes, 2005.

. Modelsim, Mentor graphics

S. Renaud, Contribution à la caractérisation des circuits de conversion analogiquenumérique . Conception et réalisation d'un système d'évaluation dynamique de ces dispositifs, 1990.

M. Jridi, G. Monnerie, L. Bossuet, and D. Dallet, Two Time-Interleaved ADC Channel Structure: Analysis and Modeling, 2006 IEEE Instrumentation and Measurement Technology Conference Proceedings, pp.781-785, 2006.
DOI : 10.1109/IMTC.2006.328182

L. Bossuet, Exploration de l'espace de conception des architectures reconfigurables, Techniques et sciences informatiques, vol.25, issue.7, 2004.
DOI : 10.3166/tsi.25.921-946

URL : https://hal.archives-ouvertes.fr/hal-00089397

N. Tredennick and B. Shimamoto, The rise of reconfigurable systems, Engineering of Reconfigurable Systems and Application, 2003.

P. Chow, S. Seo, J. Rose, G. Paez-monzon, and I. Rahardja, The design of a SRAM-based field-programmable gate array-Part II: Circuit design and layout, IEEE Transactions on Very Large Scale Integration (VLSI) Systems, pp.321-330, 1999.
DOI : 10.1109/92.784093

. Virtex, Platform FPGAs Technical Document, 2003.

M. Jridi, D. Dallet, . Ch, P. Rebai, and . Marchegay, Digital sigma delta oscillator : Design consideration, Design of Circuits and Integrated Systems, 2004.

Y. Hervé, Un langage pour l'électronique du futur, 2002.

G. Monnerie, Etude et modélisation de sources de bruit dans des structure à temps discret, 2005.