285 articles – 2153 Notices  [english version]
.:. Consultation > Liste par année > 2004 .:.
83 documents classés par :
1 - 2 - 3 - 4 - 5 Page Suivante Page Finale
fulltext access Conception de réseaux de communication sur puce asynchrones : application aux architectures GALS
Quartana J.
Institut National Polytechnique de Grenoble - INPG (20/12/2004), RENAUDIN M. (Dir.) [tel-00008830 - version 1]
fulltext access Une Méthodologie de Conception de Circuits Asynchrones à Faible Consommation d'Energie: Application au Microprocesseur MIPS
Slimani K.
Institut National Polytechnique de Grenoble - INPG (16/12/2004), RENAUDIN M. (Dir.) [tel-00008328 - version 1]
fulltext access Synthèse logique de circuits asynchrones micropipeline
REZZAG A.
Institut National Polytechnique de Grenoble - INPG (13/12/2004), RENAUDIN M. (Dir.) [tel-00008398 - version 1]
Automatic Testability Analysis for Data-Flow Designs of Reactive Systems
Do H. V. et al
Dans Proceedings of the IEEE 1st International Workshop on Testability Assessment - The IEEE 1st International Workshop on Testability Assessment, France (2004) [hal-00275648 - version 1]
fulltext access Validation de Spécifications de Circuits Asynchrones : Méthodes et outils
Boubekeur M.
Université Joseph-Fourier - Grenoble I (22/10/2004), BORRIONE Dominique (Dir.) [tel-00007774 - version 1]
fulltext access Prototypage basé sur une plateforme reconfigurable pour vérification des systèmes monopuces
SASONGKO A.
Université Joseph-Fourier - Grenoble I (15/10/2004), JERRAYA A. A. (Dir.) [tel-00008274 - version 1]
Effect of Switching from High to Low Dose Rate on Linear Bipolar Technology Radiation Response
Boch J. et al
IEEE Trans. Nuclear Science 51, Issue 5, Part 3 (2004) 2896-2902 [hal-00327364 - version 1]
fulltext access Partitionnement des services de communication en vue de la génération automatique des interfaces logicielles/matérielles
Paviot Y.
Institut National Polytechnique de Grenoble - INPG (01/07/2004), JERRAYA A.A. (Dir.) [tel-00007013 - version 1]
fulltext access Modélisation, simulation et vérification de circuits numériques asynchrones dans le standard SystemC v2.0.1
Sirianni A.
Institut National Polytechnique de Grenoble - INPG (18/06/2004), RENAUDIN Marc (Dir.) [tel-00006454 - version 1]
fulltext access REDUCTION DE L'EMISSION ELECTROMAGNETIQUE DES CIRCUITS INTEGRES : L'ALTERNATIVE ASYNCHRONE
Panyasak D.
Institut National Polytechnique de Grenoble - INPG (14/06/2004), RENAUDIN Marc (Dir.) [tel-00007775 - version 1]
fulltext access Modèles d'intégration d'outils et de composants logiciels/matériels pour la conception des systèmes hétérogènes embarqués
DZIRI A.
Institut National Polytechnique de Grenoble - INPG (26/05/2004), JERRAYA A. (Dir.) [tel-00006619 - version 1]
A 0.18 mu m CMOS implementation of on-chip analogue test signal generation from digital test patterns
Rolindez L. et al
Dans Proceedings.-Design,-Automation-and-Test-in-Europe-Conference-and-Exhibition - Design,-Automation-and-Test-in-Europe, France (2004) [hal-00522108 - version 1]
A time profile description language for system
Battistoni G. et al
Dans Proc. of International Conference on Computer Aided Design (CAD'84) - International Conference on Computer Aided Design (CAD'84), France (2004) [hal-00385992 - version 1]
Infrastructures for education, research and industry in microelectronics – Developments at CMP and worldwide cooperation
Courtois B. et al
Dans Proc. of 10th International Symposium on Integrated Circuits, Devices & Systems (ISIC'’04), Integrated Systems on Silicon Suntec - 10th International Symposium on Integrated Circuits, Devices & Systems (ISIC'’04), Integrated Systems on Silicon Suntec, Singapore, 8-10 September, Singapour (2004) [hal-00346688 - version 1]
Validating a dynamic signature monitoring approach using the LTL model checking technique
Nicolescu B. et al
In Proceedings of Radiation and Effects on Components and Systems Workshop (RADECS'04) - Radiation and Effects on Components and Systems Workshop (RADECS'04), Spain (2004) [hal-00256866 - version 1]
Matlab based environment for designing DSP systems using IP blocks
Zergainoh N. et al
Dans Proceedings of 12th Workshop on Synthesis and System Integration of Mixed Information technologies (SASIMI'04) - The 12th Workshop on Synthesis and System Integration of Mixed Information technologies (SASIMI'04), Japon (2004) [hal-00185596 - version 1]
A Functional Approach to the Formal Specification of Networks on Chip
Schmaltz J. et al
Dans Formal Methods in Computer-Aided Design: 5th International Confrence, FMCAD 2004, Austin, Texas, USA, November 15-17, 2004. Proceedings (2004) 52 [hal-00164378 - version 1]
Operating system function reuse to achieve low-cost fault tolerance
Portolan M. et al
Dans On-Line Testing Symposium, 2004. IOLTS 2004. Proceedings. 10th IEEE International - (2004) [hal-00130530 - version 1]
A survey on fault injection techniques
Ziade H. et al
International Arab Journal of Information Technology Vol. 1, No. 2, July (2004) 171-186 [hal-00105562 - version 1]
Exploitation of the thermotunnel effect for energy scavenging
Despesse G. et al
Journal of Applied Physics Vol. 96, No. 9 (2004) 5026-5031 [hal-00098244 - version 1]